16 位改进型条件进位加法器电路设计
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


16-bit Improved Conditional Carry Adder Circuit Design
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    为提升数字信号处理电路的性能,对16 位传统条件进位加法器(conditional carry select adder,CCS)的逻 辑层布尔函数提出一种改进方案。使用Verilog 语言和Synopsys 对16 位改进型和传统型条件进位加法器进行仿真分 析。结果表明:该方案能在加法器功耗下降的同时实现关键路径延迟的明显降低,性能明显优于传统加法器。

    Abstract:

    In order to improve the performance of digital signal processing circuit, an improved scheme of logic layer Boolean function of 16 bit traditional conditional carry select adder (CCS) is proposed. Verilog language and Synopsys are used to simulate 16 bit modified and traditional conditional carry adders. The results show that the proposed scheme can significantly reduce the critical path delay while reducing the power consumption of the adder, and its performance is significantly better than that of the traditional adder.

    参考文献
    相似文献
    引证文献
引用本文

李彦平.16 位改进型条件进位加法器电路设计[J].,2020,39(11).

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2020-06-26
  • 最后修改日期:2020-08-09
  • 录用日期:
  • 在线发布日期: 2021-01-25
  • 出版日期:
文章二维码